面向下一代数据中心的全新CXL 3.1控制器IP

业界
人工智能的快速发展正在引发数据中心的深入变革;计算密集型工作负载对CPU、加速器和存储之间的低延迟、高带宽连接提出了前所未有的高要求。Compute Express Link®(CXL®)互连技术为数据中心的性能和效率提升开辟了新的途径。

人工智能的快速发展正在引发数据中心的深入变革;计算密集型工作负载对CPU、加速器和存储之间的低延迟、高带宽连接提出了前所未有的高要求。Compute Express Link®(CXL®)互连技术为数据中心的性能和效率提升开辟了新的途径。

面对日益复杂的AI工作负载,数据中心各组件之间的高效通信变得至关重要。CXL通过提供低延迟、高带宽的连接来满足这一需求,从而提高整体内存和系统性能。

1708602537466856.png1708602537466856.png

数据中心内存面临的挑战

CXL 3.1的数据传输速率高达64 GT/s并提供多层(网络连接)交换,可实现高度可扩展的内存池和共享。这些特色功能将成为下一代数据中心的关键,既能够减少高昂的内存成本和闲置的内存资源,又能够根据需要提供更高的内存带宽和容量。

Rambus CXL 3.1控制器IP凭借灵活的设计,适用于ASIC和FPGA的实现。它采用适用于CXL.io协议的Rambus PCIe® 6.1控制器架构,并且增加了CXL特有的CXL.cache和CXL.mem协议。内置的零延迟完整性和数据加密(IDE)模块可提供最先进的安全性,防止针对CXL和PCIe链路的物理攻击。这款控制器既可以单独交付,也可以与客户选择的CXL 3.1/PCIe 6.1 PHY集成。

1708602547867612.png1708602547867612.png

CXL 3.1 控制器模块图

Rambus半导体IP总经理Neeraj Paliwal表示:“生成式AI和其他高工作负载的性能需求需要由CXL支持的新架构解决方案。Rambus CXL 3.1数字控制器IP扩大了我们在这一关键领域的领先地位,为我们客户的尖端芯片设计提供了CXL最新演进标准中的吞吐量、可扩展性和安全。

CXL是数据中心的关键互连技术,可应对数据密集型工作负载所带来的诸多挑战。与Lou Ternullo一起参加我们即将召开的网络研讨会“挖掘CXL 3.1和PCIe 6.1在下一代数据中心中的潜力,了解CXL和PCIe互连技术如何帮助设计人员优化数据中心内存基础设施解决方案。

责任编辑:企业资讯
相关推荐

2022-03-10 14:57:00

Rambus

2010-04-29 16:19:27

数据中心IT安全世纪互联

2012-07-31 14:12:56

数据中心布线布线数据中心

2017-11-13 15:25:02

2013-05-22 10:23:50

SDN软件定义网络数据中心

2014-11-18 10:51:53

数据中心网络Facebook

2013-03-22 10:42:46

虚拟化

2010-03-26 09:08:11

微软数据中心

2021-04-19 09:56:34

数据中心400G网络

2015-07-23 11:02:06

模块化数据中心

2015-04-02 16:49:21

数据中心下一代数据中心

2010-07-01 11:50:48

惠普数据中心博科

2012-06-01 10:41:13

惠普数据中心

2021-02-25 11:23:49

数据中心400G光器件

2011-11-22 13:31:05

微软数据中心云端MLC

2014-08-26 12:49:39

数据中心

2010-04-22 18:06:19

IT人云计算下一代数据中心

2015-02-11 16:54:08

DC 3.0技术下一代数据中心

2012-12-06 14:55:59

2023-10-11 11:10:26

点赞
收藏

51CTO技术栈公众号