2011软件水平考试嵌入式系统设计师辅导笔记(6)

企业动态
2011软件水平考试嵌入式系统设计师辅导笔记,帮助考生备考。

6、逻辑电路基础

(1)根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。

(2)组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路

的状态无关。常用的逻辑电路有译码器和多路选择器等。

(3)时序逻辑电路:电路任一时刻的输出不仅与该时刻的输入有关,而且还与该时刻电路的状态有关。

因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器

和计数器等。

(4)真值表、布尔代数、摩根定律、门电路的概念。(教程28、29 页)

(5)NOR(或非)和NAND(与非)的门电路称为全能门电路,可以实现任何一种逻辑函数。

(6)译码器:多输入多输出的组合逻辑网络。

每输入一个n 位的二进制代码,在m 个输出端中最多有一个有效。

当m=2n 是,为全译码;当m<2n 时,为部分译码。

(7)由于集成电路的高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动LED

时,较多采用低电平驱动方式。液晶七段字符显示器LCD 利用液晶有外加电场和无外加电场时不同的光学

特性来显示字符。

(8)时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的

主要制约条件。

(9)在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种:

电平触发方式:具有结构简单的有点,常用来组成暂存器。

边沿触发方式:具有很强的抗数据端干扰能力,常用来组成寄存器、计数器等。

【编辑推荐】

  1. 2011软件水平考试嵌入式系统设计师辅导笔记(5)
  2. 2011软件水平考试嵌入式系统设计师辅导笔记(4)
  3. 2011软件水平考试嵌入式系统设计师辅导笔记(3)
  4. 更多软考资料请点击51CTO软考专题
责任编辑:张攀 来源: 考试吧
相关推荐

2011-01-07 11:19:44

嵌入式系统设计师

2011-01-12 10:38:03

嵌入式系统设计师

2010-12-17 11:04:28

嵌入式系统设计师

2011-01-14 11:39:21

嵌入式系统设计师

2011-01-05 14:24:26

嵌入式系统设计师

2011-01-12 10:42:25

嵌入式系统设计师

2011-01-14 11:30:10

嵌入式系统设计师

2011-03-03 11:14:21

嵌入式系统设计师

2010-12-27 10:42:42

嵌入式系统设计师

2010-12-23 11:11:58

嵌入式系统设计师

2010-12-14 11:12:36

嵌入式系统设计师

2011-01-28 11:11:48

嵌入式系统设计师

2010-12-16 10:54:03

嵌入式系统设计师

2010-12-14 11:10:25

嵌入式系统设计师

2010-12-23 11:14:39

信息系统管理师

2010-12-10 10:32:15

软件设计师

2010-12-17 10:34:03

软件设计师

2010-12-09 10:51:56

考试软件设计

2010-12-20 10:50:33

软件设计师

2010-12-06 10:28:45

点赞
收藏

51CTO技术栈公众号